コース名: アルテラ® Agilex™ FPGA ネットワーク・オン・チップ (NoC) の概要と実装 パート1 - Same course in English: Altera® Agilex™ FPGAs Network-on-Chip (NoC) Introduction 25 Minutes コース概要 本トレーニングは、2 部構成のトレーニングのパート 1 です。アルテラ® Agilex™ 7 M-シリーズ FPGA は、デバイスのトップとボトムの I/O ペリフェラルに、ハードでありながらカスタマイズ可能なネットワーク・オンチップ (NoC) インターコネクトを導入しています。外部メモリー・インターフェイス (EMIF) またはオンチップ高帯域幅メモリー (HBM2E) を使用するデザインに NoC を含めると、I/O での FPGA ファブリックの輻輳が緩和され、FPGA ロジックを低速で実行しながらもメモリーの帯域幅を飽和させることができるため、タイミングを収束しやすくなります。このトレーニングのパート1では、NoC のメリットに焦点を当て、このユニークなデバイスリソースのアーキテクチャーについて説明します。 Course Objectives: アルテラAgilex 7 M-シリーズデバイス専用のアルテラAgilex FPGAに搭載されているネットワーク・オンチップ (NoC) ハードウェアの基本アーキテクチャーを理解する 外部メモリー・インターフェイス (EMIF) または高帯域メモリー (HBM2E) アプリケーションでNoCを使用するメリットを理解する Skills Required デジタルロジック設計の経験 アルテラ Agilex™ FPGA デバイスにおける EMIF および / または HBM2E の実装に関する知識 Quartus® Prime開発ソフトウェアの使用経験、および Platform Designer と Interface Planner の知識 コースのオーディオが自動的に開始しない場合は、コースのプレーヤーで一時停止を押してから再生します。コースの音声トランスクリプトは、プレーヤーのノートセクションから利用可能です。 If you need assistance with this course, please email fpgatraining@altera.com . Reference Course Code: FPGA_OJNOCINTRO. FPGA_OJNOCINTRO. <p>コース名: アルテラ Agilex FPGA ネットワーク・オン・チップ (NoC) の概要と実装 パート1</p> - 2025-12-28

external_document