アルテラ Quartus® Prime プロ・エディション開発ソフトウェアでのブロックベースのインクリメンタル・コンパイル: 入門 - Same Course in English: Incremental Block-Based Compilation in the Altera® Quartus® Prime Pro Software: Introduction 23分 このトレーニングは、全 3 部からなるトレーニングのパート 2 です。大規模な FPGA デザインの設計、構成、最適化は、困難で時間がかかる場合があります。問題を 修正したり 、タイミング収束に変更を加えるたびに、デザインの完全な再コンパイルが必要になります。この処理には、時間がかかるだけでなく、手を付けていないデザイン部分の配置配線も影響を受ける可能性があります。このトレーニングで学習するブロックベースのインクリメンタル・コンパイルでは、デザインをパーティション化し、後続のコンパイルで再利用する部分を選択することができます。この機能は、パフォーマンスを維持し、タイミング収束を速く行うために役立ちます。このトレーニングは、ブロックベースのインクリメンタル・コンパイルの入門編として、デザインのパーティション分割の考え方を紹介します。 コースの目的 アルテラ Quartus® Prime プロ・エディション開発ソフトウェアでのデザイン・パーティションの作成による、ブロックベースのインクリメンタル・コンパイルをセットアップし実行する。 ブロックベースのデザインを実装するためのさまざまなデザイン方法 (トップダウン、ボトムアップ) を理解する。 コンパイル済みのデザイン・パーティションを保持するために、以前のコンパイル結果を 1 つのプロジェクトで再利用する。 必要なスキル アルテラ Quartus® Prime 開発ソフトウェアの基礎知識 ハードウェア記述言語 (Verilog または VHDL) で FPGA デザインを作成する際の知識 このコースについてサポートが必要な場合は、 fpgatraining@altera.com までメールでお問い合わせください。 Reference Course Code: FPGA_OJIBBC100. FPGA_OJIBBC100. <p>アルテラ Quartus Prime プロ・エディション開発ソフトウェアでのブロックベースのインクリメンタル・コンパイル: デザイン・パーティション</p> - 2025-12-28

external_document