アルテラ® Agilex™ デバイスのメモリー・インターフェイスの概要 - Same Course in English: Introduction to Memory Interfaces in Altera® Agilex™ 7 FPGAs F- & I-Series 48分 本トレーニングは、全 4 部から構成されるトレーニングのパート 1 です。アルテラ® Agilex™ デバイスでは、まったく新しい高性能アーキテクチャーが導入され、一部のデバイスで最大 3.2Gbps で実行される DDR4 などの外部メモリー・インターフェイスを実装します。トレーニングのこの最初の部分では、使用可能なメモリーオプションを紹介し、アーキテクチャーによってそのようなパフォーマンスを可能にする方法について説明します。 また、そのスピードを実現するために必要な組み込みハード・メモリー・コントローラーの独自の機能についても説明します。 コースの目的 アルテラ Agilex デバイスで使用可能な外部メモリー・インターフェイス (EMIF) オプションについて理解する。 メモリー・インターフェイスを実装するための新しいアーキテクチャー機能について理解する。 高速インターフェイスを可能にする新しいハード・メモリー・コントローラーの機能を知る。 必要なスキル デジタル・ロジック・デザインの予備知識 メモリー・インターフェイスの基本知識 アルテラ® Quartus® Prime 開発ソフトウェアの知識 前提条件の一覧にあるトレーニング・クラスのいずれかを受講することによるアルテラ FPGA デバイスのメモリー・インターフェイスに関する知識 このコースについてサポートが必要な場合は、 fpgatraining@altera.com までメールでお問い合わせください。 Reference Course Code: FPGA_OJAGMEM101. FPGA_OJAGMEM101. <p>アルテラ Agilex デバイスのメモリー・インターフェイスの概要</p> - 2025-12-28

external_document